PROYECTOS FIN DE CARRERA DIRIGIDOS
Líneas de Desarrollo:
- Arquitectura de Computadores
- Herramientas Docentes
- Domótica
- Desarrollo de Aplicaciones basadas en Internet
Francisco M. Martín Placeres; Sistema
Hardware/Software para
Gabriel Dovalo Carril;
Estudio de las Prestaciones de un Controlador de
José María Andújar Sánchez; Entorno Software de
Gestión accesible a través de Internet para Proyecto Melilla S.A.; 17 Julio de
2002; Escuela Universitaria de Informática de
Francisco Tena Flórez; Entorno Software Basado en Web para la Gestión de Tiendas Virtuales en un Centro Comercial; 23 Abril de 2002; Escuela Universitaria de Informática de la ULPGC; Diplomatura en Informática (plan 1987); Sobresaliente (10); Línea de Desarrollo: Desarrollo de Aplicaciones basadas en Internet
Angel Marcos Naranjo Cabrera; Robot Móvil con Estructura Reconfigurable; 26 Septiembre de 2001; Facultad de Informática de la ULPGC; Licenciatura en Informática (plan 1992); Sobresaliente (9); Línea de Desarrollo: Arquitectura de Computadores
Daniel Herrera Alejandro; Análisis de Interfaces y
Diseño de Aplicaciones Software sobre un Sistema Hardware Reconfigurable; 5 de
Abril de 2001; Escuela Universitaria de Informática de
José Javier Clemente Martín; Sistema Reconfigurable HW/SW Basado en PCI para Coprocesamiento y Control de Periféricos; 27 Julio de 2000; Escuela Universitaria de Ingeniería Técnica de Telecomunicación, ULPGC; Ingeniería Técnica de Telecomunicaciones, Especialidad: Equipos Electrónicos; Matrícula de Honor (10); Línea de Desarrollo: Arquitectura de Computadores
Antonio Ignacio Cabrera Santana; Realización de una
Interfaz Software para
Lourdes del Mar Morales Falcón; Control y Monitorización en Tiempo Real de un Banco de Instrumentación a través de Internet; 15 Octubre de 1999; Escuela Universitaria de Ingeniería Técnica de Telecomunicación, ULPGC; Ingeniería Técnica de Telecomunicaciones, Especialidad: Telefonía y Transmisión de Datos; Matricula de Honor (10); Línea de Desarrollo: Desarrollo de Aplicaciones basadas en Internet
Víctor Reyes Suárez; Realización de un Computador de Propósito General con Arquitectura Configurable y sus Interfaces con Monitor y Teclado; 15 Octubre de 1999; Escuela Universitaria de Ingeniería Técnica de Telecomunicación, ULPGC; Ingeniería Técnica de Telecomunicaciones, Especialidad: Equipos Electrónicos; Sobresaliente (9.5); Línea de Desarrollo: Arquitectura de Computadores
Eduardo Mederos Sosa; Vídeo Innovador Destinado a
Pedro Suárez Hernández; Procesador RISC Segmentado con
Manejo de Interrupciones (CEREPRO5); 27 de Julio de 1998; Escuela Universitaria
de Informática de
Juan Jiménez Ramírez; Procesador RISC Segmentado de
Prestaciones Avanzadas (CEREPRO4); 26 de Marzo de 1998; Escuela Universitaria
de Informática de
Juan José Gutiérrez Mejías; Diseño VHDL de una Máquina
Basada en Acumulador y su Implementación en un Dispositivo Reconfigurable
(CEREPRO 3); 21 de Octubre de 1997; Escuela Universitaria de Informática de
Máximo González Guardia; Diseño de un Microproceador RISC y su Implementación en un Dispositivo
Programable FPGA (CEREPRO 1); 30 de Septiembre de 1997; Escuela Universitaria
de Informática de
Pedro
Pablo Ramírez Santana; Sistemas Mínimo Computador Basados en Procesadores con
Arquitectura de Repertorio de Instrucciones Estilo Carga/Almacenamiento e
Implementados en CPLDs (CEREPRO2); 22 de Julio de
1997; Escuela Universitaria de Informática de
Rodolfo Umpiérrez Artiles; Implementación de una Calculadora Científica en un
Sistema Computador Mínimo Basado en el Microcontrolador 8031; 31 de Julio de
1996; Escuela Universitaria de Informática de
Francisco J. Peña Sánchez; Diseño de un
Microprocesador de 8 bits y su Implementación en un Dispositivo de Lógica
Programable; 18 de Octubre de 1995; Escuela Universitaria de Informática de
Jesús Alberto Martín Bautista; Simulador Semisimbólico de Circuitos Electrónicos para